FPGA數(shù)據(jù)采集卡抄板
轉(zhuǎn)換精度:14位
輸出通道:6通道
輸出范圍:±2V、±3V
輸出失調(diào):失調(diào)范圍高達(dá)±2V、±3V
轉(zhuǎn)換速率:輸出頻率高達(dá)2M/s
校準(zhǔn)方式:軟件自動校準(zhǔn)
存儲空間:512MB,單通道不低于70MB
輸出阻抗:<1Ω
觸發(fā)源:軟件觸發(fā)、外觸發(fā)
觸發(fā)輸入信號:TRIG_IN
兼容標(biāo)準(zhǔn)TTL:-0.5V≤低電平≤0.8V,2.0V≤高電平≤5.5V
觸發(fā)輸出信號:TRIG_OUT
電平范圍:低電平≤0.4V,高電平≥2
脈沖寬度:1個采樣周期(由通道0控制)
觸發(fā)方式:單次觸發(fā)、連續(xù)觸發(fā)
觸發(fā)方向:負(fù)觸發(fā)、正觸發(fā)、正負(fù)觸發(fā)
輸出接口:SMB(公)
什么是數(shù)據(jù)采集卡?
數(shù)據(jù)采集 (DAQ) 是基于電壓、電流、壓力、溫度或聲音測量事件的過程。 DAQ 系統(tǒng)由高速數(shù)據(jù)采集測量硬件(DAQ 卡或模塊)、傳感器等輸入設(shè)備以及計(jì)算機(jī)或處理器組成。
什么是用于數(shù)據(jù)采集的 FPGA?
FPGA作為數(shù)據(jù)采集系統(tǒng)的核心,對數(shù)據(jù)進(jìn)行采集和存儲。 該系統(tǒng)分為三個模塊:前端信號處理模塊、FPGA數(shù)據(jù)采集模塊和數(shù)據(jù)存儲模塊。 FPGA數(shù)據(jù)采集模塊采用VHDL設(shè)計(jì),并通過ISE軟件進(jìn)行仿真。
轉(zhuǎn)換精度:14位
輸出通道:6通道
輸出范圍:±2V、±3V
輸出失調(diào):失調(diào)范圍高達(dá)±2V、±3V
轉(zhuǎn)換速率:輸出頻率高達(dá)2M/s
校準(zhǔn)方式:軟件自動校準(zhǔn)
存儲空間:512MB,單通道不低于70MB
輸出阻抗:<1Ω
觸發(fā)源:軟件觸發(fā)、外觸發(fā)
觸發(fā)輸入信號:TRIG_IN
兼容標(biāo)準(zhǔn)TTL:-0.5V≤低電平≤0.8V,2.0V≤高電平≤5.5V
觸發(fā)輸出信號:TRIG_OUT
電平范圍:低電平≤0.4V,高電平≥2
脈沖寬度:1個采樣周期(由通道0控制)
觸發(fā)方式:單次觸發(fā)、連續(xù)觸發(fā)
觸發(fā)方向:負(fù)觸發(fā)、正觸發(fā)、正負(fù)觸發(fā)
輸出接口:SMB(公)
- 上一篇:無人售貨機(jī)主控板PCB抄板
- 下一篇:工控機(jī)主板PCB抄板
然后
聯(lián)系
電話熱線
13410863085Q Q
微信
- 郵箱